Kazalo:
- Opredelitev - Kaj pomeni dinamični pomnilnik z naključnim dostopom (DRAM)?
- Techopedia razlaga dinamični pomnilnik z naključnim dostopom (DRAM)
Opredelitev - Kaj pomeni dinamični pomnilnik z naključnim dostopom (DRAM)?
Dinamični pomnilnik z naključnim dostopom (DRAM) je vrsta pomnilnika z naključnim dostopom, ki se uporablja v računalniških napravah (predvsem osebnih računalnikih). DRAM shrani vsak košček podatkov v ločeno pasivno elektronsko komponento, ki je znotraj integrirane vezja. Vsaka električna komponenta ima dve vrednosti vrednosti v enem bitju, imenovanem 0 in 1. Ta zajemnik je treba osvežiti pogosto, sicer informacije zbledijo. DRAM ima en kondenzator in en tranzistor na bit, v nasprotju s statičnim pomnilnikom z naključnim dostopom (SRAM), ki potrebuje 6 tranzistorjev. Kondenzatorji in tranzistorji, ki se uporabljajo, so izjemno majhni. Na en sam pomnilniški čip je na milijone kondenzatorjev in tranzistorjev.
Techopedia razlaga dinamični pomnilnik z naključnim dostopom (DRAM)
DRAM je dinamični pomnilnik, SRAM pa statični pomnilnik. Čipe DRAM na vezju je treba osvežiti na vsakih nekaj milisekund. To se naredi s ponovnim vpisom podatkov v modul. Čipi, ki potrebujejo osvežitev, so hlapni pomnilnik. DRAM neposredno dostopa do pomnilnika, za kratek čas zadrži spomin in izgubi podatke, ko je napajanje izključeno. SRAM je hlapni pomnilnik, ki je statičen in ga ni treba osvežiti. Ker je SRAM veliko hitrejši, se uporablja v registrih in predpomnilniku. SRAM hrani podatke in deluje z višjimi hitrostmi kot DRAM. Čeprav je SRAM hitrejši, se DRAM pogosteje uporablja na matični plošči, ker je veliko cenejša za izdelavo.
Tri glavne vrste vezja, ki vsebujejo pomnilniške čipe, so dvojni linijski pomnilniški moduli (DIMM), enojni pomnilniški moduli (SIMM) in vmesni pomnilniški moduli Rambus (RIMM). Danes večina matičnih plošč uporablja DIMM. Hitrost osveževanja modula za DRAM je vsakih nekaj milisekund (1/1000 sekunde). To osvežitev opravi pomnilniški krmilnik, nameščen na čipset matične plošče. Ker se za samodejno osveževanje uporablja logika osveževanja, je vezje DRAM precej zapleteno. Za osvežitev se uporabljajo različni sistemi, vendar za vse metode je potreben števec za sledenje vrstici, ki jo je treba naslednje osvežiti. Celice DRAM so organizirane v kvadratni zbirki kondenzatorjev, običajno 1024 do 1024 celic. Ko je celica v stanju »branje«, se prebere celotna vrstica in osveži se napiše nazaj. Ko je v stanju "pisati", se celotna vrstica "prebere", ena vrednost se spremeni, nato pa se celotna vrstica prepiše. Glede na sistem obstajajo čipi DRAM, ki vsebujejo števec, medtem ko se drugi sistemi opirajo na obrobno logiko osveževanja, ki vključuje števec. Čas dostopa za DRAM znaša približno 60 nanosekund, SRAM pa lahko tako nizko kot 10 nanosekund. Čas cikla DRAM je tudi precej daljši od SRAM-jevega. Čas cikla SRAM je krajši, saj se mu ni treba ustaviti med dostopi in osvežitvijo.
